# UVM

тест таблицы  $\sin/\cos$ 

## Содержание

| С | одержание                        | 1  |
|---|----------------------------------|----|
| 1 | Аннотация                        | 2  |
| 2 | Описание тестируемого компонента | 3  |
| 3 | Описание тестового окружения     | 5  |
|   | 3.1 Верхний уровень              | 5  |
|   | 3.2 Тест                         | 6  |
|   | 3.3 Транзакции                   | 8  |
|   | 3.4 Драйвер                      | 10 |
|   | 3.5 Монитор                      | 11 |
|   | 3.6 Scoreboard                   | 12 |
|   | 3.7 Агент                        | 14 |
|   | 3.8 Генератор транзакций         | 15 |
|   | 3.9 Итог                         | 16 |
| 4 | Послесловие                      | 18 |

#### 1 Аннотация

В данном руководстве описывается пример построения тестового окружения с использованием UVM для проверки компонента, описанного при помощи HDL.

В качестве тестируемого компонента (DUT) используется таблица синуса/косинуса, описанная на языке VHDL.

Схема подключения тестируемого компонента к тестовому окружению показана на рисунке 1.1.



Рисунок 1.1 – Схема тестового окружения

В простейшем случае тестовое окружение содержит в себе:

- генератор входных воздействий для подачи сигнала на DUT;
- некий эталон, функциональность которого должен реализовывать DUT;
- блок сравнения результатов, полученных с эталона и с выхода DUT.

По результатам работы тестового окружения делается вывод о том, насколько тестируемый компонент соответствует эталонной модели.

## 2 Описание тестируемого компонента

Тестируемый компонент представляет собой табличную реализацию функций sin(x), cos(x) в целочисленной арифметике. Графики данных функций представлены на рисунке 2.1.



Рисунок  $2.1 - \Gamma$ рафики функций sin(x), cos(x)

Интерфейс DUT представлен в таблице 2.1.

Таблица 2.1 – Порты DUT

| Name      | Dir | Type         | Description         |
|-----------|-----|--------------|---------------------|
| iCLK      | in  | $std_logic$  | тактовый сигнал     |
| iPHASE_V  | in  | $std\_logic$ | входная значимость  |
| iPHASE    | in  | [12]unsigned | фаза                |
| oSINCOS_V | out | $std\_logic$ | выходная значимость |
| oSIN      | out | [16]signed   | синус               |
| oCOS      | out | [16]signed   | косинус             |

Вход фазы **iPHASE**, сопровождаемый значимостью **iPHASE\_V**, представляет собой 12битное беззнаковое число в диапазоне [0...4095].

Выходы синуса **oSIN** и косинуса **oCOS** представляют собой 16-битные знаковые числа в диапазоне [-32768...32767] и сопровождаются значимостью **oSINCOS\_V**.

Временная диаграмма работы DUT представлена на рисунке 2.2.



Рисунок 2.2 – Временная диаграмма DUT

Приведенная диаграмма не учитывает задержку между приемом и выдачей данных, а также особенности тактирования

Функциональная схема тестируемого компонента показана на рисунке 2.3.

Рисунок 2.3 – Функциональная схема DUT

Ядро компонента – память, в которой хранятся значения синуса/косинуса. Для заполнения памяти используется функция инициализации.

Помимо этого в компоненте используются триггеры для входных и выходных сигналов. Сигнал значимости транслируется со входа на выход с учетом используемых триггеров.

#### 3 Описание тестового окружения

### 3.1 Верхний уровень

Верхним уровнем тестового окружения в данном примере является файл **tb\_top.sv**. Создаем файл с таким названием и следующим содержанием:

```
// tb_top.sv
timescale 100ps/100ps

module tb_top;
bit clk = 0;
always #5 clk = ~clk;
endmodule

// tb_top.sv
timescale 100ps/100ps

// simple clock
// simple clock
// 100 MHz
```

Здесь нет ничего интересного, кроме объявленного тактового сигнала.

Сюда необходимо подключить тестируемый компонет, для этого создадим файл **sincos\_if.sv**, в котором опишем следующий интерфейс:

```
// sincos_if.sv
1
     interface sincos_if (input bit iclk);
2
         bit
                                             iphase_v;
         bit[11:0]
                                             iphase;
4
                                             osincos_v;
         bit
5
         bit[15:0]
                                             osin;
6
         bit[15:0]
                                             ocos;
     endinterface
```

Данный интерфейс схож с интерфейсом тестируемого компонента (см. 2). Дополним файл **tb\_top.sv** кодом подключения DUT:

```
sincos_if sincos_if_h(clk);
                                                                       // connect iclk to clk
2
          sin_cos_table #(
3
          )
          dut(
5
                .iCLK
                                             (sincos_if_h.iclk)
6
              , .iPHASE_V
                                             (sincos_if_h.iphase_v)
              , .iPHASE
                                             (sincos_if_h.iphase)
                .oSINCOS_V
                                             (sincos_if_h.osincos_v)
9
              , .oSIN
                                             (sincos_if_h.osin)
1.0
              , .oCOS
                                             (sincos_if_h.ocos)
11
          );
12
```

Особенности сопряжения интерфейсов при симуляции смешанных (VHDL/Verilog) исходников читайте в документации к используемому вами симулятору.

На текущем этапе наше тестовое окружение имеет вид, показанный на рисунке 3.1.



Рисунок 3.1 – Тестовое окружение

На одном клоке далеко не уедешь, поэтому самое время добавить немножко UVM.

#### 3.2 Tec<sub>T</sub>

Первое, что необходимо сделать для создания тестового окружения по UVM, это создать тест. Для этого используется класс **uvm test**.

Создадим файл sincos\_test\_default.svh со следующим содержанием:

```
// sincos_test_default.svh
1
     class sincos_test_default extends uvm_test;
                                                                    // [UVM] class
2
                                                                    // [UVM] macro
         'uvm_component_utils(sincos_test_default)
4
         extern function new(string name, uvm_component parent);
5
     endclass
6
     function sincos_test_default::new(string name, uvm_component parent);
         super.new(name, parent);
9
     endfunction
10
```

Здесь для нашего теста объявлен класс, наследующий класс **uvm\_test**. Чтобы тест можно было запустить, в нем, как минимум, должен быть объявлен конструктор (функция new()).

Госкольку это ООП, то во всех классах должна быть реализована функция-конструктор класса.

Здесь и далее комментарии с метками [UVM] отмечают код, использующий ресурсы UVM библиотек. В данном руководстве я не буду объяснять, что этот код делает, его просто нужно вставлять. Для полного понимания смысла жизни RTFM по библиотекам UVM.

Для удобства подключения UVM компонентов, которые мы будем реализовывать, создадим пакет sincos package.sv и добавим в него наш тест:

UVM 6

Теперь наш тест можно запустить из созданного ранее тестового окружения. Для этого дополним файл **tb top.sv** следующим кодом:

```
import uvm_pkg::*;

'include "uvm_macros.svh"
import sincos_package::*;

import sincos_package::*;

initial begin
run_test("sincos_test_default");
end

// [UVM] package
// [UVM] macroses
// connect our package
// [UVM] run test routine
```

На текущем этапе наше тестовое окружение имеет вид, показанный на рисунке 3.2.



Рисунок 3.2 – Тестовое окружение с пустым тестом

Здесь мы видим наш тестируемый компонент, подключенный через интерфейс; тактовый сигнал, поступающий на этот интерфейс и пустой тест, который никак не взаимодействует с DUT.

Чтобы связать тестируемый компонент с тестом, нужно передать в тест интерфейс, к которому подключен DUT. Для этого модернизируем файлы **tb top.sv** и **sincos test default.svh**:

```
// tb_top.sv
initial begin
uvm_config_db #(virtual sincos_if)::set( // [UVM] pass interface
null, "*", "sincos_if_h", sincos_if_h); // to UVM database
run_test("sincos_test_default"); // [UVM] run test routine
end
```

```
// sincos_test_default.svh
     class sincos_test_default extends uvm_test;
                                                                   // [UVM] class
2
         'uvm_component_utils(sincos_test_default)
                                                                   // [UVM] macro
3
4
         extern function new(string name, uvm_component parent);
5
         extern function void build_phase(uvm_phase phase);
                                                                   // [UVM] build phase
6
         virtual sincos_if sincos_if_h;
     endclass
9
10
     function void sincos_test_default::build_phase(uvm_phase phase);
11
         // get bfm from database
12
         if (!uvm_config_db #(virtual sincos_if)::get(
                                                                   // [UVM] try to get interface
13
             this, "", "sincos_if_h", sincos_if_h)
                                                                   // from uvm database
14
```

```
) 'uvm_fatal("BFM", "Failed to get bfm"); // otherwise throw error endfunction
```

После этого тестовое окружение примет вид, показанный на рисунке 3.3.



Рисунок 3.3 – Тестовое окружение с пустым тестом и подключенным интерфейсом

Теперь мы можем запускать пустой UVM тест и у него есть связь с нашим тестируемым компонентом.

#### 3.3 Транзакции

Для дальнейшего описания тестового окружения нам нужно определить в каком виде по нашему тесту будут передаваться данные, как из них будут формироваться входные воздействия на DUT, в каком виде будут считываться выходные сигналы, с чем будет работать эталонная модель и так далее.

Для упрощения этих задач в UVM существуют транзакции, для описания которых используется класс uvm sequence item.

Создадим файл sincos seqi.svh, в котором опишем транзакцию для нашего примера:

```
// sincos_seqi.svh
1
     class sincos_seqi extends uvm_sequence_item;
                                                                      // [UVM] class
2
          'uvm_object_utils(sincos_seqi);
                                                                      // [UVM] macro
3
          extern function new(string name = "sincos_seqi");
5
6
         rand int phase_v[];
          rand int phase;
         int sin;
         int cos;
10
11
          constraint c_phase_v {
12
              foreach(phase_v[i])
13
                  phase_v[i] inside {[0:1]};
14
              phase_v.size inside {[5:5]};
15
              phase_v.sum == 1;
16
          }
17
18
          constraint c_phase {
19
              phase inside{[0:4095]};
20
          }
22
          extern function bit do_compare(uvm_object rhs, uvm_comparer comparer);
23
```

UVM

8

```
extern function string convert2string();
endclass
```

Здесь объявлен класс, наследующий класс uvm\_sequence\_item.

В транзакции используются следующие переменные:

- phase\_v массив, предназначенный для формирования сигнала значимости. Данная переменная объявлена как «rand» для возможности использования рандомизации при создании новых транзакций;
- phase предназначена для передачи значений фазы. Также объявлена как «rand»;
- sin предназначена для передачи значений синуса;
- cos предназначена для передачи значений синуса.

Чтобы ограничить значения, которые могут принимать переменные при рандомизации, используются ограничения c\_phase\_v (ограничивает размер массива и гарантирует, что только один из его элементов будет равен единице) и с phase (ограничивает значения фаз).

Помимо этого в транзакции реализованы две функции: do\_compare() и convert2string(). Функция do\_compare() имеет следующую реализацию:

```
function bit sincos_seqi::do_compare(uvm_object rhs, uvm_comparer comparer);
sincos_seqi RHS;
bit same;

same = super.do_compare(rhs, comparer);  // [UVM] call papa

scast(RHS, rhs);
same = (phase == RHS.phase && sin == RHS.sin && cos == RHS.cos) && same;
return same;
endfunction
```

Функция предназначена для сравнения двух транзакций и возвращает 1, если они равны. В противном случае – 0.

Функция convert2string() имеет следующую реализацию:

```
function string sincos_seqi::convert2string();
string s;
s = $sformatf("phase = %6d; sin = %6d, cos = %6d", phase, sin, cos);
return s;
endfunction
```

Функция предназначена для представления транзакции в виде строки для дальнейшего использования, например, в выводе логов.

Tenepь нужно добавить описанную транзакцию в пакет sincos package.sv:

```
'include "sincos_seqi.svh"
typedef uvm_sequencer #(sincos_seqi) sincos_seqr; // [UVM] sequencer
```

Здесь же добавляем **uvm sequencer**, который будет работать с нашими транзакциями.

9

#### 3.4 Драйвер

Теперь, когда у нас есть описание транзакций для нашего теста, можно рассмотреть компонент, который будет преобразовывать их в сигналы описанного ранее интерфейса. Для реализации такого компонента используется класс **uvm driver** – драйвер.

Создадим файл sincos drvr.svh, в котором опишем драйвер для нашего примера:

```
// sincos_drvr.svh
1
     class sincos_drvr extends uvm_driver #(sincos_seqi);
                                                                      // [UVM] class
2
          'uvm_component_utils(sincos_drvr)
                                                                      // [UVM] macro
3
          extern function new(string name, uvm_component parent);
          extern task run_phase(uvm_phase phase);
                                                                      // [UVM] run phase
6
         virtual sincos_if sincos_if_h;
                                                                      // our interface
8
          sincos_seqi sincos_seqi_h;
                                                                      // handler for transactions
9
     endclass
10
11
     task sincos_drvr::run_phase(uvm_phase phase);
12
         forever begin
13
              seq_item_port.get_next_item(sincos_seqi_h);
                                                                    // [UVM] request transaction
14
15
                  foreach(sincos_seqi_h.phase_v[i]) begin
16
                      @(posedge sincos_if_h.iclk)
                      sincos_if_h.iphase_v <= sincos_seqi_h.phase_v[i];</pre>
18
                      if (sincos_seqi_h.phase_v[i] == 1'b1)
19
                           sincos_if_h.iphase <= sincos_seqi_h.phase[11:0];</pre>
20
                  end
21
22
                                                                      // [UVM] finish transaction
              seq_item_port.item_done();
23
          end
24
     endtask
25
```

Здесь объявлен класс, наследующий класс **uvm\_driver**. Класс содержит интерфейс **sincos if h** и драйвер взаимодействует с ним в процессе выполнения run phase.

Так же в run\_phase реализуется механизм TLM: осуществляется запрос транзакции, ее обработка и завершение.

Получив очередную транзакцию, драйвер выполняет цикл для каждого бита из массива phase\_v. Переключение элементов массива происходит по тактовому сигналу интерфейса sincos\_if\_h, при этом каждый бит выставляется на вход iphase\_v. При обнаружении ненулевого бита, драйвер выставляет значение фазы phase транзакции на вход iphase интерфейса.

Добавляем драйвер в пакет sincos package.sv:

```
'include "sincos_drvr.svh"
```

 $\mathbf{UVM} \qquad \qquad 10$ 

#### 3.5Монитор

Компонент монитор, по сути, выполняет функцию, противоположную драйверу: он анализирует сигналы интерфейса и на основе анализа формирует транзакции. Для реализации такого компонента используется класс uvm monitor.

Создадим файл sincos mont.svh, в котором опишем монитор для нашего примера:

```
// sincos mont.suh
1
     class sincos mont extends uvm monitor;
                                                                    // [UVM] class
2
                                                                     // [UVM] macro
          'uvm_component_utils(sincos_mont);
3
         extern function new(string name, uvm_component parent);
         extern function void build_phase(uvm_phase phase);
                                                                    // [UVM] build phase
6
         extern task run_phase(uvm_phase phase);
                                                                    // [UVM] run phase
         virtual sincos_if
                                           sincos_if_h;
                                                                    // our interface
10
                                                                    // analysis port, input
         sincos_aprt
                                           sincos_aprt_i;
11
                                                                    // transaction, input
         sincos_seqi
                                           sincos_seqi_i;
12
                                                                    // analysis port, output
         sincos_aprt
                                           sincos_aprt_o;
13
                                           sincos_seqi_o;
                                                                    // transaction, output
         sincos_seqi
14
     endclass
15
16
     function void sincos_mont::build_phase(uvm_phase phase);
17
         // build analysis ports
18
         sincos_aprt_i = new("sincos_aprt_i", this);
19
         sincos_aprt_o = new("sincos_aprt_o", this);
20
     endfunction
21
22
     task sincos_mont::run_phase(uvm_phase phase);
23
         forever @(posedge sincos_if_h.iclk) begin
24
              if (sincos_if_h.iphase_v == 1) begin
25
                  sincos_seqi_i = sincos_seqi::type_id::create("sincos_seqi_i");
26
                  sincos_seqi_i.phase = sincos_if_h.iphase;
27
                  sincos_aprt_i.write(sincos_seqi_i);
                                                                    // [UVM] write to aprt
              end
29
30
              if (sincos_if_h.osincos_v == 1) begin
31
                  sincos_seqi_o = sincos_seqi::type_id::create("sincos_seqi_o");
32
                  sincos_seqi_o.sin = $signed(sincos_if_h.osin);
33
                  sincos_seqi_o.cos = $signed(sincos_if_h.ocos);
                  sincos_aprt_o.write(sincos_seqi_o);
                                                                    // [UVM] write to aprt
35
              end
36
         end
37
     endtask
38
```

Здесь объявлен класс, наследующий класс uvm monitor. Класс содержит интерфейс sincos if h и монитор взаимодействует с ним в процессе выполнения run phase.

По тактовому сигналу монитор проверяет входную (iphase v) значимость интерфейса sincos\_if\_h. Если она не равна нулю, то формируется новая входная транзакция (sincos\_seqi\_i), которая записывается в порт анализа (sincos\_aprt\_i).

23 ноября 2020 г.

Аналогично, по выходной значимости (osincos\_v), формируется выходная транзакция (sincos\_seqi\_o), записываемая в (sincos\_aprt\_o).

Добавляем монитор в пакет sincos package.sv:

```
typedef uvm_analysis_port #(sincos_seqi) sincos_aprt;
include "sincos_mont.svh"
```

Здесь же добавляем uvm analysis port, который будет работать с нашими транзакциями.

## 3.6 Scoreboard

Поскольку прямой перевод слова «scoreboard» (табло) здесь не очень подходит, далее будет использоваться английское написание.

Данный компонент выполняет две функции:

- формирование эталонной транзакции на основе данных, полученных из анализа входных сигналов интерфейса sincos\_if\_h;
- сравнивание эталонной транзакции с данными, полученными из анализа выходных сигналов интерфейса sincos if h.

Создадим файл sincos scrb.svh, в котором опишем scoreboard для нашего примера:

```
// sincos_scrb.svh
1
     'uvm_analysis_imp_decl(_i)
                                                                    // [UVM] macro
2
     'uvm_analysis_imp_decl(_o)
                                                                    // [UVM] macro
3
4
     class sincos_scrb extends uvm_scoreboard;
                                                                    // [UVM] class
         'uvm_component_utils(sincos_scrb)
                                                                    // [UVM] macro
         extern function new(string name, uvm_component parent);
         extern function void build_phase(uvm_phase phase);
                                                                    // [UVM] build phase
10
         uvm_analysis_imp_i #(sincos_seqi, sincos_scrb) sincos_aprt_i;
11
         uvm_analysis_imp_o #(sincos_seqi, sincos_scrb) sincos_aprt_o;
12
13
         sincos_seqi sincos_seqi_queue_i[$];
         sincos_seqi sincos_seqi_queue_o[$];
15
16
         extern virtual function void write_i(sincos_seqi sincos_seqi_h);
17
         extern virtual function void write_o(sincos_seqi sincos_seqi_h);
18
19
         extern function void processing();
20
21
         extern virtual function int get_ideal_sin(int phase, int max = (2 ** 15 - 1));
22
         extern virtual function int get_ideal_cos(int phase, int max = (2 ** 15 - 1));
23
     endclass
24
```

Здесь объявлен класс, наследующий класс **uvm\_scoreboard**. Класс содержит порты анализа для входных (sincos\_aprt\_i) и выходных (sinco\_aprt\_o) транзакций. При записи данных в эти порты вызываются функции write\_i() и write\_o() соответственно:

 $\mathbf{UVM}$ 

```
function void sincos_scrb::write_i(sincos_seqi sincos_seqi_h);
sincos_seqi_queue_i.push_back(sincos_seqi_h);
endfunction

function void sincos_scrb::write_o(sincos_seqi sincos_seqi_h);
sincos_seqi_queue_o.push_back(sincos_seqi_h);
processing();
endfunction
```

При вызове функции write\_i входная транзакция записывается в очередь sincos\_seqi\_queue\_i. При вызове функции write\_o выходная транзакция записывается в очередь sincos seqi queue o, после чего вызывается функция processing():

```
function void sincos_scrb::processing();
1
         sincos_seqi sincos_seqi_i;
2
         sincos_seqi sincos_seqi_o;
3
         string data_str;
         sincos_seqi_i = sincos_seqi_queue_i.pop_front();
         sincos_seqi_i.sin = get_ideal_sin(sincos_seqi_i.phase);
         sincos_seqi_i.cos = get_ideal_cos(sincos_seqi_i.phase);
9
         sincos_seqi_o = sincos_seqi_queue_o.pop_front();
10
         sincos_seqi_o.phase = sincos_seqi_i.phase;
11
12
         data_str = {
13
                  "\n", "actual:
                                    ", sincos_seqi_o.convert2string(),
14
                  "\n", "predicted: ", sincos_seqi_i.convert2string()
15
             };
16
17
         if (!sincos_seqi_i.compare(sincos_seqi_o)) begin
              'uvm_error("FAIL", data_str)
19
             fail_cnt++;
20
         end else
21
              'uvm_info("PASS", data_str, UVM_HIGH)
22
     endfunction
23
```

Из очереди входных транзакций считывается  $sincos_seqi_i$  и для ее значения фазы phase pacсчитываются эталонные значения  $sin/cos_seqi_i$  вызова функций get\_ideal\_ $sin()/get_i$ deal\_cos().

Из очереди выходных транзакций считывается sincos\_seqi\_o и ее значение фазы phase копируется из входной транзакции (для простоты сравнения).

После этого формируется строка для вывода значений двух транзакций, выполняется их сравнение и результат выводится в лог.

Таким образом, в простейшем случае, можно оценить результаты работы теста путем чтения лога.

Добавляем scoreboard в пакет sincos\_package.sv:

```
'include "sincos_scoreboard.svh"
```

UVM 13

#### 3.7Агент

Компоненты класса **uvm agent** используются для группировки других компонентов, работающих с одним интерфейсом. Для нашего примера мы сгруппируем написанные ранее драйвер, монитор и scoreboard.

Создадим файл sincos agnt.svh:

```
// sincos_aqnt.svh
1
     class sincos_agnt extends uvm_agent;
                                                                    // [UVM] class
2
          'uvm_component_utils(sincos_agnt)
                                                                    // [UVM] macro
3
         extern function new(string name, uvm_component parent);
         extern function void build_phase(uvm_phase phase);
                                                                    // [UVM] build phase
6
         extern function void connect_phase(uvm_phase phase);
                                                                    // [UVM] connect phase
         virtual sincos_if sincos_if_h;
                                                                    // our interface
10
         sincos_seqr
                                           sincos_seqr_h;
11
         sincos_drvr
                                           sincos_drvr_h;
12
         sincos_mont
                                           sincos_mont_h;
13
                                           sincos_scrb_h;
         sincos_scrb
14
     endclass
15
16
     function void sincos_agnt::build_phase(uvm_phase phase);
17
         sincos_seqr_h = uvm_sequencer #(sincos_seqi)::type_id::create("sincos_seqr_h", this);
18
         sincos_drvr_h = sincos_drvr::type_id::create("sincos_drvr_h", this);
19
         sincos_mont_h = sincos_mont::type_id::create("sincos_mont_h", this);
20
         sincos_scrb_h = sincos_scrb::type_id::create("sincos_scrb_h", this);
21
22
         sincos_drvr_h.sincos_if_h = this.sincos_if_h;
23
         sincos_mont_h.sincos_if_h = this.sincos_if_h;
24
     endfunction
25
26
     function void sincos_agnt::connect_phase(uvm_phase phase);
27
         sincos_drvr_h.seq_item_port.connect(sincos_seqr_h.seq_item_export);
28
         sincos_mont_h.sincos_aprt_i.connect(sincos_scrb_h.sincos_aprt_i);
29
         sincos_mont_h.sincos_aprt_o.connect(sincos_scrb_h.sincos_aprt_o);
30
     endfunction
31
```

Здесь объявлен класс, наследующий класс **uvm agent**. Класс содержит интерфейс sincos if h, секвенсер, драйвер, монитор и scoreboard.

В функции connect phase интерфейс передается в драйвер и монитор, драйвер подключается к секвенсеру, порты анализа монитора подключаются к соответствующим портам анализа scoreboard.

Полученный агент имеет структуру, представленную на рисунке 3.4.

23 ноября 2020 г.



Рисунок 3.4 – Структура класса-агента

Не забываем добавить агент в пакет sincos package.sv:

```
'include "sincos_agnt.svh"
```

Осталось встроить полученный компонент в тест, который мы создали в 3.2 и добавить к нему генератор транзакций (sequence).

### 3.8 Генератор транзакций

Генератор транзакций предназначен для формирования, очереди транзакций по некоторому алгоритму. Для реализации такого компонента используется класс **uvm sequence**.

Создадим файл sincos\_seqc\_default.svh, в котором опишем генератор для нашего теста sincos test default:

```
// sincos_seqc_default.svh
1
     class sincos_seqc_default extends uvm_sequence #(sincos_seqi); // [UVM] class
         'uvm_object_utils(sincos_seqc_default);
                                                                    // [UVM] macro
3
         extern function new(string name = "sincos_seqc_default");
5
         extern task body();
6
         sincos_seqi sincos_seqi_h;
     endclass
10
     task sincos_seqc_default::body();
11
         repeat(100) begin
12
             sincos_seqi_h = sincos_seqi::type_id::create("sincos_seqi_h");
13
             start_item(sincos_seqi_h);
                                                                    // [UVM] start transaction
                  assert(sincos_seqi_h.randomize());
15
             finish_item(sincos_seqi_h);
                                                                    // [UVM] finish transaction
16
         end
17
     endtask
18
```

Здесь объявлен класс, наследующий класс **uvm\_sequence**. Описанный генератор в цикле выполняет следующие действия:

- создает новую транзакцию;
- рандомизирует ее;
- заканчивает транзакцию.

 $\mathbf{UVM}$ 

#### 3.9Итог

Встраиваем описанные нами компоненты в тест, для этого возвращаемся к файлу sincos test default.svh:

```
// sincos_test_default.svh
     class sincos_test_default extends uvm_test;
                                                                    // [UVM] class
2
          'uvm component utils(sincos test default)
                                                                    // [UVM] macro
3
         extern function new(string name, uvm_component parent);
         extern function void build_phase(uvm_phase phase);
                                                                    // [UVM] build phase
6
         extern task run_phase(uvm_phase phase);
                                                                    // [UVM] run phase
         virtual sincos_if sincos_if_h;
                                                                    // virtual handler
9
10
         sincos_agnt
                                           sincos_agnt_h;
         sincos_seqc_default
                                           sincos_seqc_default_h;
12
     endclass
13
14
     function void sincos_test_default::build_phase(uvm_phase phase);
15
         // get bfm from database
16
         if (!uvm_config_db #(virtual sincos_if)::get(
                                                                    // [UVM] try get interface
17
              this, "", "sincos_if_h", sincos_if_h)
                                                                    // from uvm database
         ) 'uvm_fatal("BFM", "Failed to get bfm");
                                                                    // otherwise throw error
19
20
         sincos_agnt_h = sincos_agnt::type_id::create("sincos_agnt_h", this);
^{21}
         sincos_agnt_h.sincos_if_h = this.sincos_if_h;
22
         sincos_seqc_default_h =
24
             sincos_seqc_default::type_id::create("sincos_seqc_default_h", this);
25
     endfunction
26
27
     task sincos_test_default::run_phase(uvm_phase phase);
         phase.raise_objection(this);
                                                                    // [UVM] start sequence
29
             sincos_seqc_default_h.start(sincos_agnt_h.sincos_seqr_h);
30
         phase.drop_objection(this);
                                                                    // [UVM] finish sequence
31
     endtask
32
```

Здесь мы добавили агент и генератор транзакций. Интерфейс, полученный ранее из верхнего уровня, передается в агент, в результате чего все его компоненты, использующие этот интерфейс, оказываются подключенными к DUT.

Остается только запустить генератор, использовав для него секвенсер, расположенный внутри агента.

В результате наше тестовое окружение имеет вид, показанный на рисунке 3.5.

23 ноября 2020 г.

Рисунок 3.5 – Итоговое тестовое окружение

Теперь после запуска теста генератор начнет выдавать транзакции, передавать их в агент, после чего они будут переданы драйверу (по запросу от него). Драйвер сформирует временную диаграмму на вход DUT. DUT выдаст сигналы на выход. Мониторы считают вход и выход тестируемого компонента, сформируют транзакции и передадут их в scoreboard. Scoreboard, в свою очередь, определит, насколько работа DUT соответствует эталону.

#### 4 Послесловие

Исходные коды для рассмотренного примера выложены в репозиторий.

Для дальнейшего изучения UVM и подходов к написанию крутых тестовых окружений рекомендую почитать следующие источники:

- Accellera UVM Class Reference Manual 1.2 официальное описание библиотеки UVM
- Accellera UVM Users Guide 1.2 обширное описание техник применения компонентов UVM
- Salemi R., The UVM Primer An Introduction to the Universal Verification Methodology (2013) Собственно, данный пример был создан на основе примеров из этой книги.
- Spear C., SystemVerilog for Verification A Guide to Learning the Testbench Language Features (2012)
- Verification Academy сайт содержит больше количество информации по верификации, для полного доступа нужна регистрация на корпоративную почту
- Гитхаб можно найти примеры
  Если вы дочитали до этого момента, то респект.